## Подсистема памяти ВС. Иерархия ЗУ



Иерархия памяти ВС

## Подсистема памяти ВС. Типы ЗУ



## Подсистема памяти ВС. ОП



Основная память ВС (вторичная)

хранения активных программ и данных, то есть тех программ и данных, с которыми в настоящее время работает ВС.

#### Схема расположения ОП в персональной ВС



В однопроцессорной архитектуре персональных ВС ОП подключалась к ЦП, КЭШ через системную шину (шину памяти) и специализированный контроллер – системный контроллер/северный мост.

## Схема расположения ОП в персональной ВС



В однопроцессорной архитектуре персональных ВС ОП подключалась к ЦП, КЭШ через системную шину (шину памяти) и специализированный контроллер – системный контроллер/северный мост.

### Схема расположения ОП в современных ВС





## Схема расположения ОП в современных ВС



4 двухканальных слота (8 модулей DDR4) и 16 для DDR5

- тип и принцип действия
- производительность
  - частота,
  - тайминги,
  - пропускная способность
- ёмкость памяти,
- напряжение питания
- эксплуатационные характеристики
  - стоимость (общая и относительная)
  - производитель/качество
  - срок эксплуатации

## Характеристики схем ОП Тип/конфигурация

DDR2 (устарела), DDR3, DDR4, DDR5 (в разработке)

## Принцип действия

- динамическая (на конденсаторах)
- синхронная (все временные интервалы отправки команд и данных из/в память привязаны к частоте синхронизации)
- энергозависимая (данные теряются при отключении питания)
- память произвольного доступа (в любой момент доступна любая ячейка)
- прямо-адресуемая
- физическая или виртуальная (при малой емкости)
- вторичная память (доступна процессору путём прямой адресации через шину адреса)



# **Характеристики схем ОП** производительность

• эффективная частота

```
DDR2 400÷1066MΓų; DDR3 800÷2400MΓų; DDR4 2133÷4266 MΓų DDR5 ???
```

• тайминги

• пропускная способность

# Характеристики схем ОП Производительность/тайминги

#### **DRAM Comparison: Overview**

| CL (CAS L | Item             | DDR             | DDR2                  | DDR3                                | DDR4                                         |
|-----------|------------------|-----------------|-----------------------|-------------------------------------|----------------------------------------------|
|           | Data Rate (Mbns) | 200 266 333 400 | 400 533 667, 800      | 800, 1067<br>1835, 1000, 1886       | 1600, 1866, 2133                             |
|           | CL               | 2 / 2.5 / 3     | 2/3/4/5/6             | 5~14                                | 9~24                                         |
|           | BL               | 2/4/8           | 4/8                   | 8, BC4 (fixed, on the fly)          | 8, BC4 (fixed, on the fly)                   |
|           | Termination (DQ) | VTT             | VTT                   | VTT                                 | VDDQ                                         |
|           | VDD/VDDQ         | 2.5V            | 1.8V                  | 1.5V/1.35V/1.25V                    | 1.2V                                         |
|           | VREF.DQ          | 0.5 VDDQ        | 0.5 VDDQ              | 0.5 VDDQ                            | internally generated (training is a must)    |
|           | atency) up       | n/a             | n/a                   | n/a                                 | 4 (x4/8), 2 (x16), 1<br>(x32)                |
|           | вапк             | 4               | 4, 8 (1Gb ~)          | 8                                   | 16 (x4/8), 8<br>(x16/32)                     |
|           | Page Size        | -               | 1KB (x4/8), 2KB (x16) | 1KB (4/x8), 2KB<br>(x16), 4KB (x32) | 1/2KB (x4) , 1KB (x8)<br>2KB (x16), 4KB(x32) |
|           | PKG Type         | 66Pin TSOP-II   | FBGA (60/84 Ball)     | FBGA (78/96)                        | FBGA (78/96)                                 |
|           | Prefetch         | 2 Bit           | 4 Bit                 | 8 Bit                               | 8 Bit                                        |

http://testlabs.kz/ram/2046-ddr4-review.html

## Производительность/тайминги

•DDR2

| (          | CM2X512-85                            |                      |                   | XM\$8505v1.1<br>0614355-1      |
|------------|---------------------------------------|----------------------|-------------------|--------------------------------|
|            | XMS2-8500                             | 512MB<br>100242      | 1066MH<br>2112    | z   5.5 5.15                   |
| 91 PHILT I | · · · · · · · · · · · · · · · · · · · | . 24 sees 22 tile. H | 99 9999 FUIP 9999 |                                |
|            |                                       |                      |                   | Ruse crets                     |
|            |                                       |                      |                   | Uncomplicating the complicated |

| Параметр/Режим                                        | DDR2     | 2-667    | DDR2     | 2-800    |
|-------------------------------------------------------|----------|----------|----------|----------|
| Тайминги                                              | 5-5-5-12 | 4-4-4-12 | 5-5-5-12 | 4-4-4-12 |
| Минимальная латентность псевдослучайного доступа, нс  | 30.7     | 28.6     | 27.4     | 24.7     |
| Максимальная латентность псевдослучайного доступа, нс | 34.0     | 31.9     | 30.4     | 27.6     |
| Минимальная латентность случайного доступа**, нс      | 91.6     | 88.0     | 76.2     | 74.2     |
| Максимальная латентность случайного доступа**, нс     | 97.3     | 91.7     | 78.8     | 76.4     |

http://www.ixbt.com/mainboard/ddr2-800-am2-fx62.shtml

Частота = 
$$667$$
МГц =  $6,67 \times 10^8 \left[ \frac{\text{такт}}{\text{сек}} \right]$ 
Длительность такта =  $\frac{1}{\text{частота}} = \frac{1}{6,67 \times 10^8 \left[ \frac{\text{такт}}{\text{сек}} \right]} = 1,5 \times 10^{-9} \left[ \frac{\text{сек}}{\text{такт}} \right]$ 
Латентность =  $5 \left[ \text{тактов} \right] \times 1,5 \times 10^{-9} \left[ \frac{\text{сек}}{\text{такт}} \right] = 7,5 \times 10^{-9} \left[ \text{сек} \right] = 7,5 \text{ нс}$ 

## Характеристики схем ОП Производительность/тайминги

DDR3

| Название                                                             | Номинальная тактовая частота, МГц | Номинальн<br>ые тайминги |
|----------------------------------------------------------------------|-----------------------------------|--------------------------|
| Goodram Pro DDR3-2133 2 x 2 Гбайт (GP2133D364L10/4GDC)               | 1066                              | 10-10-10-30              |
| Apacer Armor Series DDR3-2133 2 x 4<br>Гбайт (78.BAGGL.AFK0C)        | 1066                              | 11-11-11-30              |
| Corsair Vengeance 8GB DDR3-2133 2 x 4<br>Гбайт (CMZ8GX3M2X2133C9R)   | 1066                              | 9-11-10-30               |
| ADATA XPG Xtreme Series DDR3 2133 2 x 4<br>Гбайт (AX3U2133XC4G10-2X) | 1066                              | 10-11-11-30              |

Частота = 1,066×10<sup>9</sup> 
$$\left[\frac{\text{такт}}{\text{сек}}\right]$$
 Длительность такта =  $\frac{1}{10^9} \left[\frac{\text{такт}}{\text{сек}}\right] = 10^{-10} \left[\frac{\text{сек}}{\text{такт}}\right]$  Латентность = 10  $\left[\text{тактов}\right] \times 10^{-10} \left[\frac{\text{сек}}{\text{такт}}\right] = 10^{-9} \left[\text{сек}\right]$ 

# Характеристики схем ОП Производительность/тайминги

• DDR4



http://www.benchit.kz/articles/20150408-hischnik-v-deystvii-obzor-operativnoy-pamyati-hyperx-predator-16gb-ddr4-3000mhz.html

## Характеристики схем ОП Производительность/пропускная способность



Пропускная способность = ширина выборки (разрядность ЦП) × частоту

• **DDR2** – 646um (8Eaŭm) ×  $667 M\Gamma y = 5,336 \Gamma E/c$  $8E \times 800 M\Gamma y = 6,4 \Gamma E/c$ 

| Двухканальный режим<br>Параметр | 2 × DDR2-667  | 2 ×DDR2-800   |
|---------------------------------|---------------|---------------|
| Теоретическая ПСП, МБ/с         | 10667         | 12800         |
| Средняя ПСП на чтение, МБ/с     | 3368          | 3590          |
| Средняя ПСП на запись, МБ/с     | 2759          | 2909          |
| Макс. ПСП на чтение, МБ/с       | 6590 (61.8 %) | 6819 (53.3 %) |

http://www.ixbt.com/mainboard/ddr2-800-am2-fx62.shtml

## Производительность/пропускная способность

- *DDR2* ~ 3,2÷8,5 ΓБ/c
- DDR3 ~ 6,4÷19,2 ΓБ/c
- DDR4 2133÷4266 MΓų ~ 17÷34 ΓБ/c
- DDR5 oκ 32 ÷64 ΓБ/c



#### Ёмкость памяти

- DDR2 ~ 1÷8 ΓБ
- DDR3 ~ 1÷32 ΓБ
- DDR4 ~ 4÷64 ΓΒ
- DDR5 экспериментальный образец 64 ГБ

#### Напряжение питания

| DDR2 | DDR3 | DDR3L | DDR4 | DDR5 |
|------|------|-------|------|------|
| 1.8V | 1.5V | 1.35V | 1.2V | 1.1V |

Технические характеристики оперативной памяти по стандартам JEDEC — Joint Electron Device Engineering Council (Объединенный инженерный совет по электронным устройствам)

#### DDR5





- техпроцесс 1z-nm
- ЕСС с коррекцией ошибок
- RDIMM регистровая память с буферизацией сигналов управления и адресов
- 2 независимых 40-битных (32 бита + ЕСС) канала данных в каждом модуле
- увеличение группы банков для наращивания производительности

#### Пока не поддерживается ни одной из платформ Intel или AMD

- https://club.dns-shop.ru/digest/24761-sk-hynix-pokazala-operativnuu-pamyat-ddr5-na-ces-2020/
- <a href="https://news.samsung.com/global/samsung-develops-industrys-first-3rd-generation-10nm-class-dram-for-premium-memory-applications">https://news.samsung.com/global/samsung-develops-industrys-first-3rd-generation-10nm-class-dram-for-premium-memory-applications</a>

## Физическая организация модулей ОЗУ

— емкость модуля (планки) ОЗУ = ширина ОЗУ × глубина ОЗУ максимальный объем информации, который данный модуль способен в себя вместить. — ширина модуля (планки ОЗУ) = разрядность интерфейса шины данных = разрядность шины данных контроллера памяти = 64 бита.

ширина ОЗУ = ширина чипа × количество чипов



http://www.ixbt.com/mainboard/ram-faq-2006.shtml http://compress.ru/article.aspx?id=18761

# Логическая организация доступа к данным ОЗУ



# Логическая организация доступа к данным ОЗУ



Вместо одного набора ячеек (банка памяти) использовать несколько наборов (несколько банков) и чередовать обращение к ним, заполняя паузы (Bank Interleave)

## Логическая организация ОЗУ = расслоение памяти + расслоение адресов



#### Группы банков



4 группы по 4 банка

### Логическая организация ОЗУ = расслоение памяти + расслоение адресов

На физическом уровне каждый чип ОЗУ строиться из нескольких наборов ячеек (банков) с автономными схемами адресации, записи и чтения – расслоение памяти.

На **логическом уровне** управления памятью организуются последовательные обращения к различным физическим модулям — *расслоение адресов*.

Типичный случай распределения адресов — последовательность вида a, a+1, a+2, a+3

|     | Адрес ячейки в банке<br>ВАп ВА4 | Адрес группы<br>ВАЗ ВА2 | Адрес банка<br>ВА1 ВА0 |
|-----|---------------------------------|-------------------------|------------------------|
| а   | 00000                           | 0 0                     | 0 0                    |
| a+1 | 00000                           | 0 0                     | 0 1                    |
| a+2 | 00000                           | 0 0                     | 1 0                    |
| a+3 | 00000                           | 0 0                     | 1 1                    |
| a+4 | 00001                           | 0 1                     | 0 0                    |
| a+5 | 00001                           | 0 1                     | 0 1                    |

При этом типичное распределение ячеек по модулям (банкам) обеспечивается за счет использования адресов вида:

(Адрес ячейки в банке памяти) - (Адрес группы) - (Адрес банка)

#### РАССЛОЕНИЕ ПАМЯТИ



Обращение к каждому следующему банку происходит со сдвигом по фазе (т) по отношению к предыдущему обращению

## Логическая организация ОЗУ = расслоение памяти + расслоение адресов



Пример обработки запроса на чтение в случае одного логического банка



Пример обработки запроса на чтение в случае двух логических банков



#### Распределение памяти фиксированными разделами





#### Задачи п/с управления памятью:

- сравнения размера поступившей на выполнение программы с размерами свободных разделов памяти;
- •выбора подходящего раздела;
- •загрузка программы и настройка адресов.

#### Достоинства:

•простота реализации

#### Недостатки:

- •неэкономно расходуется память (задача занимает весь раздел целиком) и всегда в конце раздела есть незанятая область. Даже если суммарный объем свободной ОП машины позволяет выполнять некоторую программу, разбиение памяти на разделы не позволяет сделать этого.
- •коэффициент мультипрограммирования (одновременно исполняемых задач) ограничен числом разделов.

Распределение памяти разделами переменной величины



#### Задачи п/с управления памятью:

- •ведение таблиц свободных и занятых областей (адреса и размеры участков памяти);
- анализ запроса (при поступлении новой задачи);
- •просмотр таблицы свободных областей с целью выбора раздела для размещения вновь поступившей задачи по правилам:
  - «первый попавшийся раздел достаточного размера»,
  - «раздел, имеющий min достаточный размер»,
  - «раздел, имеющий max достаточный размер»;
- •загрузка задачи в выделенный ей раздел.

#### Достоинства:

- •относительная простота
- •позволяет использовать два **смежных** свободных раздела как один большой или разбивать один большой на несколько малых
- •выше коэффициент мультипрограммирования

#### Недостатки:

•фрагментация памяти — это наличие многих несмежных областей памяти, настолько маленьких по размеру, что ни в одну из них нельзя поместить ни одну из пришедших на выполнение программ, хотя суммарный объем таких фрагментов может составить значительную величину.

Распределение памяти перемещаемыми разделами



#### Задачи п/с управления памятью:

те же, что и при распределении ОП переменными разделами +

- выполнение процедуры сжатия/дефрагментации перемещение всех занятых участков в сторону старших либо в сторону младших адресов так, чтобы все свободные участки памяти составляли единую область.
- коррекция таблицы свободных и занятых областей.

#### Достоинства:

•эффективное использование памяти

#### Недостатки:

•процедура сжатия/дефрагментации требует значительного времени, что может свести на нет преимущества данного метода

#### С использованием внешней памяти



Достоинства: увеличение объёма ОП.

Недостатки: сложность управления.

#### МЕТОДЫ УПРАВЛЕНИЯ ОПЕРАТИВНОЙ ПАМЯТЬЮ ВС С ИСПОЛЬЗОВАНИЕМ ВНЕШНЕЙ ПАМЯТИ



Все исполняемые программы и их данные должны находиться в ОП. Если часть задачи находиться на диске, то в момент обращения к этой отсутствующей части она перемещается в ОП, а что-то взамен выгружается из ОП на диск.



Некоторые процессы (задачи), обычно находящиеся в состоянии ожидания, целиком могут отгружаться (откачиваться) на диск, а на их место подгружаться другие. При этом программа-планировщик ОС не исключает их из своего рассмотрения и при наступлении условий, в которых возможно выполнять некоторую задачу, находящуюся в области свопинга на диске, эта задача перемещается в ОП.

Существуют различные алгоритмы отгрузки процессов на диск и подкачивания других процессов, а также различные способы выделения оперативной и дисковой памяти загружаемому процессу.

#### СЕГМЕНТНОЕ РАСПРЕДЕЛЕНИЕ

Задача делится на части (сегменты) по их смысловому назначению: сегмент кода, сегмент стека, сегменты данных.



#### Задачи п/с управления памятью:

- •ведение таблиц сегментов задач (адрес, размер, атрибуты)
- Ведение таблиц свободных разделов
- Анализ запросов и выделение раздела задаче.
- •При необходимости выполнение процедуры откачки/подкачки сегмента из/в ОП
- •Проверка при подкачке имеется ли раздел достаточного размера

#### Достоинства:

- дифференциация способов доступа к разным частям программы (сегментам): например, запрет записи в сегмент кода.
- возможно разделение одного сегмента несколькими задачами.
- Отсутствие неиспользуемой памяти.

#### Недостатки:

• Сложность организации (сопоставление размера сегмента и свободного раздела).

### МЕТОДЫ УПРАВЛЕНИЯ ОПЕРАТИВНОЙ ПАМЯТЬЮ ВС

#### СТРАНИЧНОЕ РАСПРЕДЕЛЕНИЕ

Задача делится на равные части (страницы) согласно настройкам ЦП и ОС (4 КБ, 2-4МБ).

| вирт. адресное                 |                   | блица    |                | [            | Физи-            | N физ.  |
|--------------------------------|-------------------|----------|----------------|--------------|------------------|---------|
| пространство<br>задачи1        |                   | раниц I  |                |              | ческая<br>память | стр.    |
|                                | N <sub>B.C.</sub> | Νф.с.    | Упр.ин         |              | паминь           |         |
| вирт.стр.0                     | 0                 | 5        |                | . [          |                  | 0       |
| вирт.стр.1                     | 1                 | взу      |                | \ [          |                  | 1       |
| вирт.стр.2                     | 2                 | взу      |                | \/➤          | 4 пр.1           | 2       |
| вирт.стр.3                     |                   | 10       |                | Y I          |                  | 3       |
| вирт.стр.4                     | 3                 | 10       |                | ΛΙ           |                  | 4       |
| Вирт.огр. т                    | 4                 | 2        |                | ′ ↳          | 0 пр.1           | 5       |
|                                |                   |          |                |              |                  | 6       |
|                                |                   |          |                |              |                  | 7       |
| вирт. адресное<br>пространство | ст                | раниц    | пр.2           | . ,→         | 0 пр.2           | 8       |
| задачи 2                       | N <sub>B.C.</sub> | Nф.с.    | Упр.ин         | /            | <u>.</u>         | 9       |
| вирт.стр.0                     | 0                 | 8        |                | / [          |                  | 10      |
| вирт.стр.1                     | 1                 | ВЗУ      |                | <b>┌&gt;</b> | 5 пр.2           | 11      |
| вирт.стр.2                     | 2                 | взу      |                |              |                  | 12      |
| вирт.стр.3                     | 3                 | взу      |                |              |                  | 13      |
|                                |                   |          |                | / I          |                  | 14      |
| вирт.стр.4                     | 4                 | взу      |                | /            | <b>A</b>         |         |
| вирт.стр.5                     | 5                 | 11       |                | ,            |                  | аничный |
| V <sub>вирт.стр.</sub>         | = V <sub>фи</sub> | в.стр. = | 2 <sup>k</sup> |              | E <sub>3V</sub>  | обмен   |

#### Задачи п/с управления памятью:

- •Ведение таблиц страниц задач (адрес, размер, атрибуты)
- Ведение таблиц свободных страниц
- Анализ запросов и выделение страниц задаче.
- •При необходимости выполнение процедуры откачки/подкачки страниц из/в ОП

#### Достоинства:

• Относительная простота реализации — не нужно проверять размер свободной области — все страницы одинаковые.

#### Недостатки:

- Отсутствие дифференциация способов доступа к разным частям программы.
- Наличие в конце последней страницы неиспользуемой памяти.

#### СТРАНИЧНО-СЕГМЕНТНОЕ РАСПРЕДЕЛЕНИЕ

#### Преобразования адресных пространств



- Ведение таблиц сегментов, таблиц страниц, таблиц свободных страниц
- Анализ запросов и выделение страниц задаче,
- Анализ адресов обращений в пределах сегмента.
- •Преобразование логических адресов (в пределах сегментов) в виртуальные адреса (в пределах страниц).
- •Проверка присутствия страницы в ОП и при необходимости выполнение процедуры откачки/подкачки

#### Достоинства:

- Дифференциация способов доступа к разным сегментам.
- Простота подкачки/откачки страниц из/в ОП все страницы одинаковые.

#### Недостатки:

- Сложность организации.
- Наличие в конце последней страницы неиспользуемой памяти.

## ОБМЕН БЛОКАМИ МЕЖДУ ОП И ДИСКОМ



# АЛГОРИТМЫ ПОДКАЧКИ СТРАНИЦ/СЕГМЕНТОВ В ОП

- Предварительное размещение.
- Опережающая подкачка
- Подкачка по требованию.

# АЛГОРИТМЫ ПОДКАЧКИ / ЗАГРУЗКИ. Предварительное размещение



Все страницы/сегменты задачи заранее размещаются в ОП.

Достоинства: Все страницы/сегменты в наличии, нет прерываний для подгрузки.

**Недостатки:** Снижается коэффициент мультипрограммирования (количество одновременно выполняемых процессов), т.к. каждая задача занимает много места, и в ОП может быть помещено меньшее количество задач. Стратегия не подходит для больших по объему задач.

# АЛГОРИТМЫ ПОДКАЧКИ / ЗАГРУЗКИ. Опережающая подкачка



*ОС пытается предсказать, какие страницы/сегменты потребуются и их заранее загрузить* 

Достоинства: Если в большинстве случаев удается принимать правильное решение о выборе страниц для подкачки, то время выполнения процесса значительно уменьшается.

**Недостатки:** Этот метод эффективен для программ с небольшим количеством переходов, поскольку в этом случае с большой вероятностью следующей понадобится страница с порядковым виртуальным номером на 1 больше, чем у текущей. Такое предсказание сделать легко.

#### АЛГОРИТМЫ ПОДКАЧКИ / ЗАГРУЗКИ.

# Подкачка по требованию



Страница/сегмент загружается в ОП после обращении к ней/нему (по адресу операнда или передачи управления из адресного поля команды) – по прерыванию

**Достоинства:** Экономия памяти, т.к. метод гарантирует, что в ОП будут переписываться только те страницы, которые фактически необходимы для работы процессов.

**Недостатки:** Процесс должен накапливать в памяти требуемые ему страницы по одной. При появлении ссылки на каждую новую страницу процессу приходится ждать, когда эта страница будет передана в основную память.

## АЛГОРИТМЫ ОТКАЧКИ СТРАНИЦ/СЕГМЕНТОВ

- RND (RaNDom)
  - Выталкивание случайной страницы.
- **FIFO** (First In First Out)
  - Выталкивание первой пришедшей страницы
- **LRU** (Least Recently Used)
  - Выталкивание дольше всего не использовавшейся страницы
- **LFU** (Least Frequently Used)
  - Выталкивание реже всего используемой страницы
- MRU (Most Recently Used)
  - Выталкивание чаще всего используемой страницы
- NRU (Non Recently Used)
  - учитывающий число и тип обращения

•

# Аналогичны алгоритмам замещения строк КЭШ-памяти

#### Основные стратегии замещения строк (поиск наименее нужных строк):

- 1. алгоритм <u>RND</u> (randomize-алгоритм) выталкивается случайно выбранная строка,
- 2. алгоритм <u>LFU</u> (Least Frequently Used) выталкивается строка с наименьшим количеством обращений;
- 3. алгоритм <u>LRU</u> (Least Recently Used) выталкивается давно не используемая строка;
- 4. алгоритм MRU (Most Recently Used) выталкивается последняя использованная строка; аналог LRR = Least Recently Replaced
- 5. алгоритм <u>FIFO</u> (First Input First Output) выталкивается строка, которая была загружена из ОП раньше всех,
- 6. комбинации основных алгоритмов:
  - ARC (Adaptive Replacement Cache = LRU+LFU);
  - Clock (Second-Chance)=FIFO+LRU;
  - LRD (Least Reference Density) FIFO+LRU+LFU;
  - LRFU, LIRS, FBR, ALRFU, DBL, OPT, CAR ...

Самые часто используемые

# АЛГОРИТМЫ **ОТКАЧКИ** Выталкивание случайной строки (RND)



Достоинство: простота, малые издержи, равноправие задач.

**Недостатки:** рассчитана на "слепое" везение, в реальных сложных системах она применяется редко, т.к. может отгрузиться именно та строка, которая скоро понадобиться.

## Выталкивание первой пришедшей строки (FIFO)



Достоинство: простота, малые издержи, равноправие задач.

**Недостатки:** рассчитана на последовательную обработку, не подходит для реальных сложных программ, где множество переходов и циклов.

# Выталкивание дольше всего не использовавшейся строки (LRU)



Достоинство: анализ реального порядка использования строк в ВС.

**Недостатки:** сложность хранения, сравнение, обновления временных меток строк. Возможно, что давно загруженная строка часто используется.

#### Выталкивание строки, к которой мало обращались (LFU)



Достоинство: анализ реального порядка использования строк.

**Недостатки:** сложность хранения, сравнение, обновления счетчиков строк. Возможно, что малое число обращений говорит о том, что со строкой только начали работать и она ещё будет использоваться.

#### Выталкивание строки, к которой много обращались (MRU)



Достоинство: анализ реального порядка использования строк.

**Недостатки:** сложность хранения, сравнение, обновления счетчиков строк. Возможно, что недавно загруженная строка ещё будет использоваться.

# АЛГОРИТМЫ ОТКАЧКИ Адаптивный алгоритм ARC (LRU + LFU)



Достоинство: анализ реального порядка использования строк.

Недостатки: сложность хранения, сравнение, обновления счетчиков и временных меток строк.

# ЗАЩИТА ПАМЯТИ

• Защита на верхнем уровне иерархии архитектуры (программно-аппаратный)



#### МЕТОДЫ ЗАЩИТЫ ОП:

#### сегментно-страничное распределение памяти

Множество задач (программ) размещаются в произвольных областях ВП (ОП). В процессе вычислений местоположение страниц/сегментов задачи может меняться. ВС должна обеспечивать автоматическую перенастройку и проверку адресов (без участия пользователя:



# ПРЕОБРАЗОВАНИЕ АДРЕСОВ



Виртуальное адресное пространство задач

Пространство физических адресов (ОП)

# ПРЕОБРАЗОВАНИЕ АДРЕСОВ



#### ЗАЩИТА ПАМЯТИ. ВЕРХНИЙ УРОВЕНЬ

Задача делится на сегменты, которые размещаются в страницах ОП.

В процессе работы ВС происходит постоянное преобразование адресных пространств



#### Защита на уровне сегментов

(в пределах пространства логических адресов)

#### Защита на уровне страниц

(в пределах пространства физических адресов)

# Защита на уровне адресов сегментов.



Задача не может защитится от несанкционированного доступа других задач, но может ПРОВЕРИТЬ СОБСТВЕННЫЕ АДРЕСА обращений на нарушение разрешенных границ (выход за границы сегмента)

# **СТРАНИЧНО-СЕГМЕНТНОЕ РАСПРЕДЕЛЕНИЕ. Виртуальные адреса**



# СТРАНИЧНО-СЕГМЕНТНОЕ РАСПРЕДЕЛЕНИЕ. ЗАЩИТА НА УРОВНЕ СЕГМЕНТОВ

- Проверка прав доступа задачи к сегменту ВП (защита по привилегиям)
- Проверка на обращение в разрешенную область  $B\Pi$  ( $AM \leq Limit выход за границы сегмента)$

# СТРАНИЧНО-СЕГМЕНТНОЕ РАСПРЕДЕЛЕНИЕ. ЗАЩИТА НА УРОВНЕ СЕГМЕНТОВ

# защита по привилегиям



Любая задача с уровнем привилегии (0)» имеет доступ ко всем сегментам с уровнями (0)», (1)», (2)», (3)».

И наоборот, задача с уровнем привилегий «З» имеет доступ к сегментам только с уровнем не выше «З».

Таким образом, сегменты ОС имеют максимальную защиту.

# СТРАНИЧНО-СЕГМЕНТНОЕ РАСПРЕДЕЛЕНИЕ. ЗАЩИТА НА УРОВНЕ СЕГМЕНТОВ.

Проверка на обращение в разрешенную область



# СТРАНИЧНО-СЕГМЕНТНОЕ РАСПРЕДЕЛЕНИЕ. ЗАЩИТА НА УРОВНЕ СТРАНИЦ (бит Р)



# МЕХАНИЗМЫ СТРАНИЧНОЙ ПЕРЕАДРЕСАЦИИ



Многоэтапная трансляция линейного (виртуального адреса) в физический

Логический адрес Виртуальный адрес 21 20 31 30 29 12 11 Directory Pointer -> Directory Table Offset 12 4-KByte Page Page Table ОП данные Page Directory PTE 9 PDE Физический адрес PDPTE Registers 40 **PDPTE** 

Проверка присутствия страницы в ОП



# ЗАЩИТА ПАМЯТИ НА НИЖНЕМ УРОВНЕ АРХИТЕКТУРЫ (в микросхеме ОЗУ)

Защита от отказов и сбоев микросхем ОЗУ

**Отказы:** в отдельных разрядах одной или нескольких ячеек постоянно считывается 0 или 1, вне зависимости от реально записанной туда информации.

#### Причины отказов:

- производственные дефекты,
- повреждение микросхем
- физический износ.

#### Способы контроля:

- специализированные функциональные устройства-тестеры
- программы-тестеры аппаратного обеспечения ВС
- диагностика проблем с памятью компьютера средствами ОС

## ДИАГНОСТИКА ОТКАЗОВ МИКРОСХЕМ ОЗУ

# 1. специализированные функциональные устройства - тестеры



# Выполняется проверка памяти... Это может занять несколько минут. Выполняется проход 1 из 2: 02% завершено общее состояние теста: 01% завершено Состояние: неполадки пока не обнаружены. Хотя тестирование может казаться неактивным, оно все еще выполняется. Дождитесь завершения тестирования... Компьютер будет перезагружен автоматически. Результаты теста будут показаны повторно после входа в систему.

# 2. программы-тестеры аппаратного обеспечения ВС

Memtest86+

3. диагностика проблем с памятью компьютера средствами ОС



# ЗАЩИТА ПАМЯТИ НА НИЖНЕМ УРОВНЕ АРХИТЕКТУРЫ (в микросхеме ОЗУ)

Защита от сбоев микросхем ОЗУ

**Сбой:** случайное событие, выражающееся в неверном считывании или записи информации в отдельных разрядах одной или нескольких ячеек, не связанное с дефектами микросхемы.

#### Причины сбоя:

- проблемы с источником питания
- воздействие излучений (альфа-частиц), которые в небольших количествах присутствуют практически везде.

#### Способы контроля:

Внутрисхемные модули для обнаружения и исправления ошибок.

# ОБНАРУЖЕНИЯ И ИСПРАВЛЕНИЯ ОШИБОК В МИКРОСХЕМАХ ОЗУ

Вне зависимости от того, как именно реализуется контроль и исправление ошибок, в основе их всегда лежит введение избыточности. Это означает, что контролируемые разряды дополняются контрольными разрядами, благодаря которым и возможно детектирование ошибок, а в ряде методов - их коррекция.



# ОБНАРУЖЕНИЯ И ИСПРАВЛЕНИЯ ОШИБОК В МИКРОСХЕМАХ ОЗУ

## Результаты сравнения:

- Не обнаружено ни одной ошибки. Извлеченные из ячейки данные подаются на выход памяти.
- Обнаружена ошибка, и она может быть исправлена. Биты данных и добавочного кода подаются на схему коррекции. После исправления ошибки данные поступают на выход памяти.
- Обнаружена ошибка, и она не может быть исправлена. Выдается сообщение о неисправимой ошибке.

## ОБНАРУЖЕНИЯ И ИСПРАВЛЕНИЯ ОШИБОК В МИКРОСХЕМАХ ОЗУ

корректирующие коды (Error Correcting Code — ECC)

#### Простейший пример:

основан на добавлении к каждому байту информации одного бита паритета.

| № бита   | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Бит паритета |
|----------|---|---|---|---|---|---|---|---|--------------|
| Число 23 | 0 | 0 | 0 | 1 | 0 | 1 | 1 | 1 | 1            |

Бит паритета - это дополнительный бит, значение которого устанавливается таким, чтобы суммарное число единиц в данных, с учетом этого дополнительного разряда, было четным (или нечетным). В ряде систем за основу берется четность, в иных - нечетность.

Простейший вариант корректирующего кода также может быть построен на базе битов паритета. Для этого биты данных представляются в виде матрицы, к каждой строке и столбцу которой добавляется бит паритета. Для 64-разрядных данных этот подход иллюстрирует таблица ниже.

## ОБНАРУЖЕНИЯ И ИСПРАВЛЕНИЯ ОШИБОК В МИКРОСХЕМАХ ОЗУ

#### корректирующие коды (Error Correcting Code — ECC)

#### вариант ЕСС для 8-байтового слова

|   | 0                    | 1   | 2   | 3            | 4   | 5    | б   | 7    |    |
|---|----------------------|-----|-----|--------------|-----|------|-----|------|----|
| 0 | D0                   | D1  | D2  | D3           | D4  | D5   | D6  | D7   | C0 |
| 1 | D8                   | D9  | D10 | D11          | D12 | D13  | D14 | D15  | CI |
| 2 | D16                  | D17 | D18 | D19          | D20 | D21  | D22 | D2:1 | C2 |
| 3 | инвертировать бит 28 |     |     |              |     | D29  | D30 | D31  | C3 |
| 4 | D32                  | D33 | D34 | D35          | F68 | D37_ | D38 | D39  | C4 |
| 5 | D40                  | D41 | D42 | D <b>4</b> 3 | D44 | D45  | D46 | D47  | C5 |
| 6 | D48                  | D49 | D50 | D51          | D52 | D53  | D54 | D 55 | C6 |
| 7 | D56                  | D57 | D58 | D59          | D60 | D61  | D62 | D63  | C7 |
|   | КО                   | К1  | К2  | КЗ           | K4  | K5   | КВ  | К7   | Р  |

D - биты данных,

С - столбец битов паритета строк,

К - строка битов паритета столбцов,

Р - бит паритета, контролирующий столбец С и строку К.

#### М + К разрядов

М = 64 (разряды данных) К= 17 (8 бит на строки + 8 бит на столбцы + 1 бит контроля строки и столбца битов паритета.

#### Недостаток:

большое число доп. разрядов.

**ВЫВОД:** использовать более эффективные коды (например, код Хэмминга).

единичное нарушение паритета

## ОБНАРУЖЕНИЯ И ИСПРАВЛЕНИЯ ОШИБОК В МИКРОСХЕМАХ ОЗУ

Модули памяти DDR с коррекцией ошибок (ECC - error-correcting code)



Схемы ЕСС – дополнительные => удорожание ОЗУ => в серверах логические блоки

Samsung DDR4 2666 16 ΓБ - 4 340 py6.

Samsung DDR4 2133 ECC DIMM 16Gb - 11 361 py6.